灵活的逻辑结构
· 8640个 luts,用户io数量从60到184个
低功耗器件
· 先进的65nm低功耗工艺
· 静态功耗低至4ma
支持分布式和嵌入式存储器
· 最大支持500kbits 嵌入块存储器
· 嵌入块存储器容量9 kbits,可配置为真双口,8kx1到512x18模式
· 最大支持70 kbits分布存储器
· 专用fifo控制逻辑
可配置逻辑模块(plbs)
· 优化的lut4/lut5组合设计
· 双端口分布式存储器
· 支持算数逻辑运算
· 快速进位链逻辑
嵌入式乘法器
· 最大支持3个m18x18
· 优化级联结构
· 运算精度:36x36, 36x181, 18x18, 9x9
源同步输入/输出接口
· 输入/输出单元包含ddr寄存器
· generic ddr
高性能,灵活的输入/输出缓冲器
· 可配置支持以下单端标准
· lvttl、lvcmos (3.3/2.5/1.8v/1.5/1.2v)
· pci
· sstl 3.3v and 2.5v (class i and ii)
· sstl 1.8v and 1.5v (class i)
· hstl 1.8v and 1.5v (class i)
· 通过配置支持以下差分标准
· lvds,bus-lvds,mlvds,rsds,lvpecl
· 支持热插拔
· 可配置上拉/下拉模式
· 片内100欧姆差分电阻
· 可配置施密特触发器,最大0.5v迟滞
时钟资源
· 16个全局时钟
· 最多支持2个plls用于频率综合
· 5路时钟输出
· 分频系数1到128
· 支持5路时钟输出级联
· 动态相位选择
配置模式
· 主模式串行prom (ms)
· 主模式串行spi (mspi)
· 从模式串行 (ss)
· 主模式并行x8 (mp)
· 从模式并行x8 (sp)
· jtag模式 (ieee-1532)
封装
· lqfp /fpbga